登录 注册
购物车0
TOP
Imgs 行业资讯

0

印制电路板设计小技巧

2020-07-14 18:12:39
印制电路板设计小技巧。实践证明,即使电路原理图设计正确,印刷电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印刷电路板的两条细平行线靠得很近,就会形成信号波形的延迟,并在传输线的终端形成反射噪声。因此,建议接地是设计印刷电路板时控制干扰的重要方法。
如果正确使用接地和屏蔽,大多数干扰问题都可以解决。电子设备中的地线结构一般是系统接地、机箱接地(屏蔽接地)、数字接地(逻辑接地)和模拟接地等。地线:的设计应注意以下几点
1.正确选择单点接地和多点接地。在低频电路中,信号的工作频率小于1兆赫兹,其接线和器件间的电感影响很小,而接地电路形成的环流对干扰影响很大,因此应采用一点接地。当信号工作频率大于10兆赫时,地线阻抗变得很大。此时,应尽可能降低地线阻抗,并采用最近的多点接地。当工作频率为1 ~ 10兆赫时,如果采用单点接地,地线长度不应超过波长的1/20,否则应采用多点接地。
  2.将数字电路与模拟电路分开。电路板上既有高速逻辑电路,又有线性电路,应使它们尽量分开,而两者的地线不要相混,分别与电源端地线相连。要尽量加大线性电路的接地面积。
 3.试加粗接地线如果接地线很薄,接地电位会随着电流的变化而变化,这将使电子设备的定时信号电平不稳定,降低抗噪声性能。因此,接地线应该尽可能厚,以便它可以通过三个印刷电路板的允许电流。如果可能的话,接地线的宽度应该大于3毫米。
4.当接地线被设计成一个闭环电路,而印刷电路板仅由数字电路组成时,将接地线作为一个闭环电路可以明显提高抗噪声能力。原因是印刷电路板上有许多集成电路元件,特别是当有消耗大量功率的元件时,由于接地线,厚度的限制,在接地结上会有很大的电位差,这将导致抗噪声能力下降。如果接地结构处于回路中,电位差将减小,电子设备的抗噪声能力将提高。实践证明,即使电路原理图设计正确,印刷电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印刷电路板的两条细平行线靠得很近,就会形成信号波形的延迟,并在传输线的终端形成反射噪声。因此,建议接地是设计印刷电路板时控制干扰的重要方法。
如果正确使用接地和屏蔽,大多数干扰问题都可以解决。电子设备中的地线结构一般是系统接地、机箱接地(屏蔽接地)、数字接地(逻辑接地)和模拟接地等。地线:的设计应注意以下几点
1.正确选择单点接地和多点接地。在低频电路中,信号的工作频率小于1兆赫兹,其接线和器件间的电感影响很小,而接地电路形成的环流对干扰影响很大,因此应采用一点接地。当信号工作频率大于10兆赫时,地线阻抗变得很大。此时,应尽可能降低地线阻抗,并采用最近的多点接地。当工作频率为1 ~ 10兆赫时,如果采用单点接地,地线长度不应超过波长的1/20,否则应采用多点接地。
2.将数字电路与模拟电路分开。电路板上既有高速逻辑电路,也有线性电路,所以应尽量分开,两者的地线不要混在一起,应分别与电源端的地线相连。尽量扩大线性电路的接地面积。
3.试加粗接地线如果接地线很薄,接地电位会随着电流的变化而变化,这将使电子设备的定时信号电平不稳定,降低抗噪声性能。因此,接地线应该尽可能厚,以便它可以通过三个印刷电路板的允许电流。如果可能的话,接地线的宽度应该大于3毫米。
4.当接地线被设计成一个闭环电路,而印刷电路板仅由数字电路组成时,将接地线作为一个闭环电路可以明显提高抗噪声能力。原因是印刷电路板上有很多集成电路元件,特别是当有功耗大的元件时,由于接地线,厚度的限制,接地结上会产生很大的电位差,导致抗噪声能力下降。如果接地结构为回路,电位差将减小,电子设备的抗噪声能力将提高

高都电子,为客户创造价值!

双面板免费加费,四层板加急打样,厚铜电路板打样

Xcm